一种基于FPGA 的PCIe 总线及其DMA 的设计方法
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    摘要:为实现PCIe 总线的DMA 功能,根据Xilinx 的PCIe IP 核以及相关参考例程,介绍一种PCIe 总线及其 DMA 功能的设计方法。硬件验证与测试表明:该设计具有较高的带宽,DMA 读、写带宽可分别达到554 MB/s 和 881 MB/s,目前已在实际工程中尤其是在高速数据采集系统中得到广泛应用。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

陈刚,张京,唐建.一种基于FPGA 的PCIe 总线及其DMA 的设计方法[J].,2014,33(05):75-77.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2014-05-27
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
文章二维码